以下是一个基于ADF4351(PLL芯片) + VCO + 环路滤波器 的信号发生器时钟电路实例,涵盖核心元件选型、电路设计、仿真验证及PCB布局要点,适用于输出频率范围35MHz~4.4GHz 的应用场景(如无线通信测试、雷达信号模拟等)。
一、核心元件选型
1. PLL芯片:ADF4351
-
功能:集成VCO、分频器、鉴频鉴相器(PFD)和电荷泵(CP),支持小数分频和整数分频。
-
关键参数:
-
输出频率范围:35MHz~4.4GHz(通过内部VCO或外部VCO扩展)。
-
相位噪声:-134dBc/Hz@1MHz(典型值)。
-
参考时钟输入:支持单端(CMOS)或差分(LVPECL/LVDS)。
-
封装:48引脚LFCSP(7mm×7mm),适合紧凑设计。
2. 外部VCO:HMC507LP4E
-
选型原因:ADF4351内部VCO在高频段(>2GHz)相位噪声较差,需外接低噪声VCO。
-
关键参数:
-
频率范围:3.2GHz~4.0GHz(覆盖高频段需求)。
-
相位噪声:-110dBc/Hz@100kHz(优于ADF4351内部VCO)。
-
输出功率:+5dBm(可直接驱动混频器或放大器)。
-
压控灵敏度(
K
v
):15MHz/V(线性度好,便于环路稳定)。
3. 参考时钟源:SiT9005(LVDS差分晶振)
-
选型原因:差分输出降低共模噪声,低抖动(RMS<0.5ps)。
-
关键参数:
-
频率:100MHz(典型值,可根据需求选择其他频率)。
-
抖动(RMS):0.3ps@12kHz~20MHz。
-
电源电压:3.3V(与ADF4351兼容)。
4. 环路滤波器元件
-
电阻:
-
R
1
:10kΩ(0603封装,金属膜电阻,噪声系数<0.5μV/√Hz)。
-
R
2
:2.2kΩ(0603封装,用于调整环路带宽)。
-
电容:
-
C
1
:100nF(NP0陶瓷电容,Q值>1000)。
-
C
2
:10μF(钽电容,用于低频滤波)。
-
运算放大器:OPA2350(低噪声,输入电压噪声密度<3nV/√Hz@10kHz)。
二、电路设计
1. 整体架构
-
信号流:
参考时钟(100MHz)→ ADF4351(鉴频鉴相)→ 环路滤波器→ VCO(HMC507LP4E)→ 输出分频(可选)→ 最终输出(3.2GHz~4.0GHz)。
2. 关键电路模块
(1)参考时钟输入电路
-
差分转单端(若参考时钟为单端):
使用BALUN变压器(如TC1-1-13MA)将单端信号转换为差分,降低噪声。
-
AC耦合:
在参考时钟输入端添加100nF电容(0603封装),隔离直流偏置。
(2)环路滤波器设计
-
三阶无源滤波器(适用于ADF4351电荷泵输出):
-
参数计算:
-
环路带宽(
f
B
W
):设为参考时钟频率的1/20(即5MHz)。
-
相位裕度:目标50°(通过调整
R
1
、
C
1
实现)。
-
仿真工具:使用ADIsimPLL工具自动生成元件值(如
R
1
=
10
k
Ω
,
C
1
=
100
n
F
,
C
2
=
10
μ
F
)。
(3)VCO控制电压(
V
tune
)电路
-
去耦与保护:
-
在
V
tune
引脚附近添加0.1μF(0402封装)和10μF(钽电容)并联去耦。
-
串联10Ω电阻(0603封装)限制电流,防止VCO损坏。
(4)电源电路
-
模拟电源(3.3V):
-
使用LDO(如TPS7A47)将5V转换为3.3V,输出端并联0.1μF+10μF去耦。
-
在LDO输入/输出端添加磁珠(如BLM18PG121SN1)隔离数字噪声。
-
数字电源(1.8V):
-
单独LDO供电(如TPS7A37),避免与模拟电源耦合。
三、仿真验证
1. 相位噪声仿真
-
工具:ADIsimPLL。
-
输入参数:
-
参考时钟:100MHz,相位噪声-150dBc/Hz@1kHz。
-
VCO:HMC507LP4E,噪声模型从厂商数据手册导入。
-
环路带宽:5MHz,相位裕度50°。
-
结果:
输出频率3.5GHz时,1kHz偏移处相位噪声<-120dBc/Hz(满足设计目标)。
2. 抖动仿真
-
工具:ADS时域仿真。
-
方法:
-
采样率:20GSa/s(>5倍输出频率)。
-
计算周期抖动(RMS):
J
RMS
=
N
1
i
=1
∑
N
(
T
i
−
T
ˉ
)
2
-
结果:周期抖动(RMS)=2.8ps(优于目标值5ps)。
四、PCB布局要点
1. 分层设计
-
四层板示例:
-
顶层:信号层(参考时钟、
V
tune
、输出信号)。
-
中间层1:模拟电源(3.3V)和地平面。
-
中间层2:数字电源(1.8V)和地平面。
-
底层:信号层(控制信号、SPI接口)。
2. 关键信号布线
-
参考时钟差分对:
-
长度匹配误差<5mil,阻抗控制为100Ω(LVDS)。
-
远离数字信号(如SPI总线),间距>20mil。
-
V
tune
走线:
-
宽度≥10mil,长度<50mm,避免经过过孔。
-
参考模拟地平面,远离数字地。
3. 电源与地去耦
-
LDO去耦:
-
在LDO输出端添加0.1μF(0402封装)和10μF(0805封装)电容,紧贴LDO引脚。
-
磁珠隔离:
-
在模拟电源与数字电源之间串联磁珠(如BLM18PG121SN1),阻抗@100MHz>100Ω。
五、实测数据(以3.5GHz输出为例)
六、扩展优化方向
-
扩展频率范围:
-
低频段(<35MHz):外接低频VCO(如HMC733LP4E,10MHz~20GHz)。
-
高频段(>4.4GHz):使用倍频器(如HMC561,输入2.2GHz~4.4GHz,输出4.4GHz~8.8GHz)。
-
降低功耗:
-
提高集成度:
-
使用集成VCO的PLL(如ADF4355,无需外接VCO,但高频段性能稍差)。
总结
本实例通过ADF4351 + HMC507LP4E VCO + 三阶环路滤波器 的组合,实现了3.5GHz低相位噪声(-120dBc/Hz@1kHz)、低抖动(3.1ps RMS) 的时钟信号输出。关键设计要点包括:
-
选型低噪声VCO和差分参考时钟源;
-
优化环路滤波器参数(带宽5MHz,相位裕度50°);
-
严格PCB分层与信号隔离(模拟/数字电源分开,关键信号长度匹配)。
此方案可直接应用于无线通信测试、雷达信号模拟等场景,也可通过调整VCO和分频器参数扩展至其他频率范围。